Цифровые элементы на полевых (МОП) транзисторах



На рис. 2.26 приведены УГО транзисторов типа n –МОП и р-МОП.

                            

С-сток, И – исток, З -затвор

Рис.2.26. УГО транзисторов типа а) р-МОП и б) n -МОП

Существуют системы ЦЭ на полевых транзисторах, которые различаются по типу транзисторов, используемых в них:

1)   используются   только n–МОП - транзисторы;

2)   используются только  р-МОП - транзисторы;

3)   используются n –МОП и р-МОП – комплиментарные

или к-МОП- транзисторы.

Транзисторы типа р-МОП открываются отрицательным уровнем напряжения на затворе по отношению к истоку, а транзисторы типа n –МОП - положительным уровнем напряжения.

Элементы на МОП- транзисторах с одним типом             проводимости

Принципиальная схема универсального логического элемента представлена на рис. 2.27.

Эта схема пригодна для МОП - транзисторов с любым типом проводимости.

Особенности схемы:

1) амплитуда логического сигнала равна амплитуде питающего напряжения,

2) наличие только непосредственных связей между элементами,

3) роль нагрузочных сопротивлений выполняют также МОП – транзисторы, находящиеся в определенном линейном режиме.

 

 

Рис.2.27. Принципиальная схема базового логического элемента

 

Рассмотрим более подробно принципиальную схему ЛЭ.

Транзисторы Т123 являются входными инверторами, включенными на общую нагрузку. Т4 - нагрузочное сопротивление.

Т5  выполняет роль внутреннего инвертора с нагрузочным сопротивлением Т6.

На Т7, Т8 построен выходной парафазный усилитель, обеспечивающий увеличение нагрузочной способности элемента.

Рассмотрим принцип действия этого ЛЭ, предположив, что он собран на транзисторах типа n–МОП. Для анализа схем используется положительная логика. Uп > 0 – напряжение питания.

Uв = Uп : =1     

Uн = 0В : = 0.

Проанализируем работу ЛЭ при поступлении на его входы различных комбинаций сигналов в соответствии с табл. 2.12. При этом будем иметь в виду, что, если Uп >Uз, где Uз- напряжение на ОП, то транзистор открыт. В противном случае транзистор закрыт.

 

        Таблица 2.12

X1 X2 X3 F
0 0 0 1
1 0 0 0
1 1 0 0
1 1 1 0

 

Х1 = Х2 = Х3 =0, при этом транзисторы Т12, Т3 закрыты. Следовательно, через Т4 ток не протекает и на общем нагрузочном сопротивлении будет напряжение Uв=Uп, следовательно, Т7 открыт и на выходе будет также уровень Uв, т.е. F=1.

Х1: = 1 : = Uв = Uп , X2 = 0 = 0В, X3 = 0 =0В, Т1 открыт, Т2, Т3 закрыты. Следовательно, через Т4 ,Т1 протекает ток и на общем нагрузочном сопротивлении будет напряжение Uн.

Тогда Т5 и Т7 закрыты, а Т8 открыт. При этом Uвых = 0В = 0.

Анализ всех остальных строк таблицы показывает, что в них хотя бы одна входная переменная равна единице, т.е. соответствующий транзистор открыт. Следовательно, во всех этих строках на выходе также будет единица.

Как следует из табл.2.12, рассматриваемый логический элемент реализует следующую логическую операцию:  

F = X1 V X2 V X3  (для положительной логики) 

Таким же об-разом можно рассмотреть работу схемы на рис.7.2 в условиях отрицательной логики. При этом та же схема реализует уже  другую логическую операцию:

F = X1 & X2 & X3  (для отрицательной логики).


Дата добавления: 2018-05-12; просмотров: 478; Мы поможем в написании вашей работы!

Поделиться с друзьями:






Мы поможем в написании ваших работ!