Схема и принцип действия RST-триггера на логических интегральных схемах.
RST-триггер – Триггер, у которого состояние меняется только путем поступления тактовых импульсов.
RST-триггер – синхронный триггер.
Он имеет задающий вход С. В промежутках между тактовыми импульсами изменения сигналов на входах не вызывают переключения триггера.
Входы R и S – информационные, вход С – синхронизирующий (тактовый).
Каждый из информационных входов связан с синхронизирующим операцией И-НЕ, поэтому информация с входов S и R может быть передана на собственно триггер только при С = 1.
Временные диаграммы, иллюстрирующие работу синхронизированного RS-триггера, показаны на рис.5.8.
С окончанием тактового импульса для RS-триггера снова возникает нейтральная комбинация, благодаря которой на выходах сохранится записанная информация.
Входная комбинация S = R = 1 недопустима.
Схема и принцип действия D-триггера и T-триггера.
Наиболее часто в цифровых интегральных микросхемах, а также в импульсных устройствах применяют триггеры с единственным входом данных D (DATA), так называемые D-триггеры.
D-триггеры, в отличие от рассмотренных ранее типов, имеют для установки выхода в состояние 1 или 0 один информационный вход D и вход С для синхронной записи.
Функциональная особенность этого типа триггеров состоит в том, что сигнал на входе Q после такта записи повторяет информацию на входе и запоминает это состояние до следующего такта записи.
Один из вариантов схемы D-триггера на элементах И-НЕ представлен на рис. 5.14, условное графическое изображение D-триггера приведено на рис. 5.15. Элементы DD1.3 и DD1.4 образуют ячейку памяти, а DD1.1 и DD1.2 схему управления.
|
|
При нулевом сигнале на входе С состояние триггера от изменения входного сигнала на входе D не зависит, т.к. логические элементы DD1.1 и DD1.2 закрыты, и на их выходах установились сигналы высокого уровня независимо от сигнала на D-входе, что служит нейтральной комбинацией для RS-триггера, выполненного на элементах DD1.3 и D1.4. Изменение состояния D-триггера происходит только при высоком уровне сигнала на входе С, т.е. D-триггер записывает информацию со входа D на выход Q при положительном импульсе на входе С.
Так, например, в момент времени t1 (рис.5.16) на входе С появляется сигнал, равный 1, а на входе D действует сигнал, равный 0. Тогда на выходе элемента DD1.1 устанавливается сигнал, равный 1. Так как на входы элемента DD1.2 поданы сигналы, равные 1, то на его выходе устанавливается сигнал, равный нулю. Сигналы с выходов
элементов DD1.1 и DD1.2 устанавливает RS-триггер, выполненный на элементах DD1.3 и DD1.4 в состояние, когда на выходе Q сигнал равен 0, а на выходе Q равен 1.
T-триггер или двоичный счетчик имеет один управляющий вход T и отличается простотой принципа действия. Смена состояний выходного сигнала на инверсное здесь происходит всякий раз, когда управляющий сигнал меняет свое значение в одном направлении. В зависимости от того, какой из фронтов входного сигнала используется для управления (от 0 до 1 или от 1 к 0), считается, что T-триггер имеет прямой или инверсный динамический вход. По способу ввода информации T-триггеры могут быть асинхронными и синхронными.
|
|
В основе конструкции Т-триггера лежат два RST-триггера, соединенные с инвертором.
В интегральном исполнении T-триггеры не производятся, т.к. легко выполняются на базе JK или D-триггеров путем определенных соединений внешних выводов. Общий принцип построения счетных триггеров состоит во введении обратной связи с выходов на входы так, чтобы обеспечить смену сигналов на нформационных входах после каждого такта.
Дата добавления: 2019-07-15; просмотров: 1941; Мы поможем в написании вашей работы! |
Мы поможем в написании ваших работ!