Увеличение разрядности дешифраторов



 

При необходимости иметь DC с большим числом разрядов, чем имеет микросхема, используют каскадное соединение (каскадирование) нескольких стробируемых дешифраторов. На рисунке 2.24 показан пример построения дешифратора «4х16» из дешифраторов «2х4». На этом примере легко понять идею построения таких схем. Младшие разряды адреса подаются на адресные входы всех DC входного каскада, а старшие – на DC, выходы которого стробируют выходные DC, открывая только один из них в соответствии со старшей частью адреса.

При необходимости дальнейшего увеличения разрядности подключают аналогично второй, третий каскады и т. д.

 

Рисунок 2.24 – Пример построения дешифратора «4х16» из микросхем «2х4»

 

Задания.

Построить DC «3 в 8», используя ИМС 555ИД4.

Сколько корпусов 555ИД4 необходимо для построения DC «5 в 32»?

Построить различные варианты DC «6 в 64».

 

Неполный дешифратор

 

Неполным дешифратором называется дешифратор, имеющий n входов и меньше, чем 2n выходов, т. е. имеющий не все выходы.

Наибольшее распространение имеют двоично-деся-тичные дешифраторы «4х10», выпускаемые в виде ИМС.

На рисунке 2.25 изображена ИМС 555ИД6 (КМОП-аналог – 561ИД1). Аналогичная ИМС 555ИД10 имеет выходы с ОК. Среди зарубежных ИМС встречаются дешифраторы с тремя состояниями выходов. Существуют также специальные дешифраторы для управления светодиодными индикаторами.

 

Рисунок 2.25 – микросхема 555ИД6 - двоично-десятичный дешифратор «4х10»

Демультиплексор

 

Демультиплексор (DMX – demultiplexer) – это цифровой узел, обеспечивающий передачу входного сигнала на один из 2n выходов, номер которого определяется входным n-разрядным кодом (адресом).

В качестве демультиплексора используется DC. При этом сигнал подается на вход разрешения Е. Такие стробируемые дешифраторы часто и называют демультиплексорами и обозначаются не DC, а DMX. Демультиплексоры называются: «1 в 4», «1 в 8» и т. д.

Шифратор

Шифратор (CD, от англ. coder) выполняет преобразование, обратное DC. На вход CD подается унитарный код, а на выходе получается соответствующий ему двоичный код.

Входы

Выходы

3 2 1 0 2 1
0 0 0 1 0 0
0 0 1 0 0 1
0 1 0 0 1 0
1 0 0 0 1 1

На рисунке 2.26 показаны условное обозначение и таблица истинности шифратора «4 в 2». Очевидно, что на входные сигналы накладывается ограничение (только одна единица), которое невыполнимо, если сигналы поступают от независимых источников, и не оговорено, как будет работать схема при поступлении произвольного кода. Поэтому схемы, подобные указанной, не выпускаются в виде ИМС и существуют чисто теоретически.

 

 

 

Рисунок 2.26 – Условное обозначение и таблица истинности шифратора «4х2»

 

 

Задание.

Построить из ЛЭ схемы шифраторов «2 в 1», «4 в 2» и «8 в 3» и нарисовать их таблицы истинности.

 


Дата добавления: 2019-03-09; просмотров: 832; Мы поможем в написании вашей работы!

Поделиться с друзьями:






Мы поможем в написании ваших работ!