По курсу «Микропроцессорная техника»



МИКРОПРОЦЕССОРНАЯ ТЕХНИКА

(для укрупненной группы подготовки дипломированных специалистов

140000 «Энергетика, энергетическое машиностроение и электротехника»)

 

Сибирский федеральный университет

Политехнический институт

Молодецкий В. Б.        Пахомов А. Н.

Кривенков М. В.             Кудашев С. В.

Лопатин А. А.

 

ЭКЗАМЕНАЦИОННЫЕ  ВОПРОСЫ

 

Вопросы № 1 к экзамену

По курсу «Микропроцессорная техника»

 

1. Классификация микросхем по уровню интеграции. Понятие микропроцессора (МП), микропроцессорной системы (МПС). Состав МПС. Разновидности МПС по типу архитектуры. Классификация МП по типу системы команд. Отличие микроконтроллера от микроЭВМ.

2. Понятие микропроцессора и микропроцессорного комплекта. Состав и структура микропроцессорной системы с тремя шинами – понятие шины, памяти, портов, взаимосвязь основных компонент микроЭВМ.

3. Обмен информацией между элементами микроЭВМ: чтение данных из памяти, запись данных в память.

4. Обмен информацией между элементами микроЭВМ: чтение данных из порта ввода, запись данных в порт вывода.

5. Структурная схема микропроцессора КР580ВМ80. Назначение АЛУ, регистра аккумулятора, временного регистра и регистра флагов. Признаки регистра флагов.

6. Структурная схема микропроцессора КР580ВМ80. Назначение и состав блока регистров.

7. Структурная схема микропроцессора КР580ВМ80. Назначение буферных регистров адреса и данных, регистра команд, дешифратора команд и устройства управления.

8. Выполнение команд в микропроцессоре. Способы адресации операндов. Понятие командного цикла, машинного цикла и машинного такта. Типы машинных циклов. Байт состояния.

9. Выполнение команд в микропроцессоре. Представление машинного цикла «выборка» или «чтение памяти» по тактам. Временная диаграмма.

10. Понятие конфликта на шине. Схемы с тремя состояниями. Примеры внутренней организации одно- и двунаправленных схем с тремя состояниями. Таблицы истинности.

11. Понятие шинного формирователя. Пример шинного формирователя. Временные диаграммы и таблица истинности.

12. Понятие буферного регистра. Пример внутренней организации буферного регистра. Временные диаграммы и таблица истинности.

13. Понятие дешифратора и демультиплексора. Организация простейшего дешифратора.

14. Дешифраторы–демультиплексоры: условное обозначение, назначение выводов, пример практической микросхемы, таблица истинности.

15. Микросхемы памяти: основные характеристики, классификация. Отличия ПЗУ и ОЗУ. Масочные микросхемы ПЗУ. Особенности. Пример микросхемы. Таблица истинности.

16. Микросхемы памяти: основные характеристики, классификация. Отличия ПЗУ и ОЗУ. Микросхемы ПЗУ, однократно программируемые пользователем. Особенности. Пример микросхемы. Временная диаграмма работы. Таблица истинности.

17. Микросхемы памяти: основные характеристики, классификация. Отличия ПЗУ и ОЗУ. Микросхемы ПЗУ, многократно программируемые пользователем. Особенности. Разновидности. Пример микросхемы.

18. Микросхемы флэш–памяти. Назначение и особенности. Разновидности. Достоинства и недостатки.

19. Микросхемы памяти: основные характеристики, классификация. Отличия ПЗУ и ОЗУ. Микросхемы статических ОЗУ. Особенности. Назначение. Достоинства. Недостатки. Пример микросхемы статического ОЗУ. Таблица истинности. Временные диаграммы.

20. Микросхемы памяти: основные характеристики, классификация. Отличия ПЗУ и ОЗУ. Микросхемы динамических ОЗУ. Особенности. Назначение. Достоинства. Недостатки. Пример микросхемы динамического ОЗУ. Назначение выводов. Таблица истинности.

21. Подсистемы памяти. Принцип увеличения разрядности. Обобщённая схема. Ёмкость и организация подсистемы.

22. Подсистемы памяти. Принцип увеличения ёмкости. Обобщённая схема. Ёмкость и организация подсистемы.

23. Понятие интерфейса. Особенности параллельного интерфейса, его достоинства и недостатки. Назначение выводов микросхемы параллельного периферийного интерфейса (ППИ). Режимы работы ППИ.

24. Внутренняя структура параллельного периферийного интерфейса (ППИ). Формат слова управления ППИ.

25. Понятие подсистемы ввода/вывода. Применение параллельного периферийного интерфейса для индикации байта данных.

26. Понятие подсистемы ввода/вывода. Применение параллельного периферийного интерфейса для организации клавиатуры 4x4.

27. Понятие подсистемы ввода/вывода. Применение параллельного периферийного интерфейса для ввода байта данных.

28. Понятие интерфейса. Особенности последовательного интерфейса, его достоинства и недостатки. Назначение выводов программируемого связного адаптера.

29. Понятие интерфейса. Асинхронный режим работы последовательного интерфейса. Пример кодовой посылки. Понятие синхронного режима работы.

30. Обмен по прерываниям. Понятие прерывания. Целесообразность применения прерываний. Многоуровневые и приоритетные прерывания. Программный поллинг. Аппаратный поллинг.

31. Программируемый контроллер прерываний (ПКП). Условное изображение ПКП. Назначение выводов. Структура и функционирование ПКП. Программирование ПКП. Каскадирование контроллеров.

32. Прямой доступ к памяти. Понятие прямого доступа к памяти. Целесообразность применения прямого доступа к памяти. Алгоритм организации прямого доступа к памяти.

33. Контроллер прямого доступа к памяти. Назначение выводов. Упрощённая схема включения контроллера в микроЭВМ.

34. Программируемый таймер. Назначение. Пример микросхемы. Формат управляющего слова.

35. Программируемый таймер. Назначение. Пример микросхемы. Один из режимов работы. Временная диаграмма.

 

Вопросы № 2 к экзамену

по курсу «Микропроцессорная техника»

 

1. Приведите условное изображение микросхемы неполного дешифратора с инверсными выходами и комбинацию входных сигналов для активизации выхода 6.

2. Приведите условное изображение микросхемы полного дешифратора с прямыми выходами и комбинацию входных сигналов для активизации выхода 5.

3. Приведите условное изображение микросхемы полного демультиплексора с прямыми выходами и комбинацию входных сигналов для активизации выхода 3.

4. Приведите условное изображение микросхемы полного демультиплексора с инверсными выходами и комбинацию входных сигналов для активизации выхода 9.

5. Приведите условное изображение микросхемы 4-разрядного двунаправленного шинного формирователя и временные диаграммы передачи данных Eh с шины A на шину B.

6. Приведите условное изображение микросхемы 8-разрядного двунаправленного шинного формирователя и временные диаграммы передачи данных F6h с шины B на шину A.

7. Приведите условное изображение микросхемы 8-разрядного однонаправленного шинного формирователя и временные диаграммы передачи данных C9h.

8. Приведите условное изображение микросхемы 6-разрядного однонаправленного шинного формирователя и временные диаграммы передачи данных 2Eh.

9. Приведите условное изображение микросхемы масочного ПЗУ и временные диаграммы чтения данных из ячейки 9.

10. Приведите условное изображение микросхемы однократнопрограммируемого ПЗУ и временные диаграммы чтения данных из ячейки 19.

11. Приведите условное изображение микросхемы репрограммируемого ПЗУ и временные диаграммы чтения данных из ячейки 21.

12. Приведите условное изображение микросхемы статического ОЗУ и временные диаграммы записи данных 11d в ячейку 35.

13. Приведите условное изображение микросхемы статического ОЗУ и временные диаграммы чтения данных из ячейки 27.

14. Приведите условное изображение микросхемы динамического ОЗУ и временные диаграммы записи данных 1d в ячейку 12×18.

15. Приведите условное изображение микросхемы динамического ОЗУ и временные диаграммы чтения данных из ячейки 24×17.

16. Приведите структурную схему подсистемы памяти с организацией 28×4. При этом необходимо использовать микросхемы ПЗУ с организацией 26×4.

17. Приведите структурную схему подсистемы памяти с организацией 28×8. При этом необходимо использовать микросхемы ПЗУ с организацией 28×4.

18. Приведите структурную схему подсистемы памяти с организацией 216×8. При этом необходимо использовать микросхемы ПЗУ с организацией 28×4.

19. Приведите структурную схему подсистемы памяти с организацией 210×6. При этом необходимо использовать микросхемы ОЗУ с организацией 29×6.

20. Приведите структурную схему подсистемы памяти с организацией 28×6. При этом необходимо использовать микросхемы ОЗУ с организацией 28×3.

21. Приведите структурную схему подсистемы памяти с организацией 214×8. При этом необходимо использовать микросхемы ОЗУ с организацией 211×4.

22. Приведите условное изображение микросхемы программируемого параллельного интерфейса и временные диаграммы ввода данных 4Ah из порта A. Приведите управляющее слово для этого режима.

23. Приведите условное изображение микросхемы программируемого параллельного интерфейса и временные диаграммы ввода данных C2h из порта B. Приведите управляющее слово для этого режима.

24. Приведите условное изображение микросхемы программируемого параллельного интерфейса и временные диаграммы вывода данных B6h в порт C. Приведите управляющее слово для этого режима.

25. Приведите условное изображение микросхемы программируемого параллельного интерфейса и временные диаграммы вывода данных 46h в порт A. Приведите управляющее слово для этого режима.

26. Приведите структурную схему подсистемы ввода/вывода, основанной на микросхеме программируемого параллельного интерфейса, к порту B которого подключен 2-разрядный семисегментный индикатор. Отобразите временные диаграммы вывода на индикатор значения 81h.

27. Приведите структурную схему подсистемы ввода/вывода, основанной на микросхеме программируемого параллельного интерфейса, к порту A которого подключен регистр тумблеров. Отобразите временные диаграммы передачи байта данных 47h в микроЭВМ.

28. Приведите структурную схему подсистемы ввода/вывода, основанной на микросхеме программируемого параллельного интерфейса, к порту С которого подключена клавиатура 4×4. Объясните процедуру сканирования клавиатуры при нажатой клавише B.

29. Приведите структурную схему подсистемы ввода/вывода, основанной на микросхеме программируемого параллельного интерфейса, к порту С которого подключена клавиатура 4×4. Объясните процедуру сканирования клавиатуры при нажатой клавише 3.

30. Приведите условное изображение микросхемы программируемого связного адаптера и временные диаграммы при асинхронной передаче символа 28h, если в символе 6 бит, 1,5 стоповых бита и принят контроль по четности.

31. Приведите условное изображение микросхемы программируемого связного адаптера и временные диаграммы при асинхронной передаче символа F1h, если в символе 8 бит, 1 стоповый бит и принят контроль по нечетности.

32. Приведите условное изображение микросхемы программируемого связного адаптера и временные диаграммы при асинхронной передаче символа 6Ah, если в символе 7 бит, 2 стоповых бита и отсутствует контроль.

33. Приведите условное изображение микросхемы программируемого связного адаптера и временные диаграммы при асинхронной передаче символа 19h, если в символе 5 бит, 1 стоповый бит и принят контроль по нечетности.

34. Приведите условное изображение микросхемы программируемого связного адаптера и временные диаграммы при асинхронной передаче символа 7Ah, если в символе 7 бит, 2 стоповых бита и принят контроль по четности.

35. Приведите условное изображение микросхемы программируемого связного адаптера и временные диаграммы при асинхронной передаче символа 39h, если в символе 7 бит, 1,5 стоповых бита и отсутствует контроль.

 

Вопросы № 3 к экзамену


Дата добавления: 2018-08-06; просмотров: 256; Мы поможем в написании вашей работы!

Поделиться с друзьями:






Мы поможем в написании ваших работ!