Базові логічні елементи транзисторно-транзисторної логіки



 

 

В ТТЛ елементах можна виділити 3 каскади: вхідний каскад на основі багатоемітерного транзистора, транзисторний ключ (як правило з стабілізованим джерелом струму) і вхідний каскад. У вихідному каскаді для стабілізації нульових значень вхідних значень напруги (логічний 0) використовуються додаткові опорні діоди VД1, VДn.

Цим обумовлюється рівень напруги нуля ≈ 0,4 В (для кремнієвих інтегральних схем), або не більше 0,8 В. Живлення основного ключа на VT2 забезпечується джерелом стабільного струму на транзисторі VT3. Одночасно цей ключ є фазоінвертуючим каскадом для вихідного підсилювача потужності на транзисторах VT4, VT5.

 

 

 

Для покращення характеристик ТТЛ схем розроблено кілька схемотехнічних варіантів їх виконання:

1. ТТЛ елементи з відкритим колектором, призначені для узгодження вихідних каскадів з зовнішнім навантаженням. В цьому випадку вихідний ключ виконується за схемою з від’єднаним колектором, що дозволяє визначити тип і рівень навантаження схеми з допомогою додаткових навісних елементів (серія К133).

2. Каскади з підвищувальною навантажувальною здатністю (серія К531).

В цьому випадку вихідні ключі виконують у вигляді складених транзисторних каскадів з підвищувальною навантажувальною здатністю.

 

 


3. ТТЛ схеми із z-станом (з високоімпедансним станом) призначені для роботи в цифрових схемах, що комутують інформаційні сигнали на спільну шину. В цьому випадку у вхідних колах передбачають додатковий вхід багатоемітерного транзистора, при подачі на який керуючого сигналу, виходи логічного елемента переходять у стан високого опору, тобто відключаються від загальної шини. Для формування керуючого сигналу передбачено додатковий вхід z і кілька транзисторів керування.

 

Базові логічні елементи емітерно – зв’язної логіки (ЕЗЛ)

 

 

ЕЗЛ є надшвидкодіючою, оскільки конструктивне виконання диференційних струмових ключів передбачає роботу транзисторів в ненасиченому режимі. Це забезпечує джерела опорної напруги із зменшенням значення напруги логічних рівнів, хоч в цьому випадку комутуючі напруги мають від’ємну полярність, однак логічна 1 відповідає більшому значенню потенціалу.

ТТЛ:

лог. 0 – 0,4, не більше 0,8 В.

лог. 1 – 2,4, не менше 2 В.

ЕЗЛ:

лог 0 – (-0,8 – 0,9В)

лог 1 – (-1,6 – (-1,7)В)

 

КМОН:

лог 0 ~ 0 (0,2 – 0,3 В)

лог 1 ~ 15 В, 9В, 5В

:

лог 0 – 0,6 – 0,8В

лог 1 – 1,2 – 1,3В

 

 

До інтегральних схем ЕЗЛ логіки відносяться мікросхеми серій К500, К1500. Базові елементи ЕЗЛ логіки передбачають можливість виконання одночасно функцій АБО та АБО НЕ, що зумовлено застосуванням струмових ключів у вхідному каскаді. При цьому допускається ввімкнення за паралельною схемою кількох виходів схеми одночасно, що є недопустимим в елементах ТТЛ і КМОН логіки. В найпростіших випадках це є запаралелення вихідних каскадів на спільне навантаження.

Для підвищення швидкодії ЕЗЛ каскадів використовується 2 методи:

1) Побудова двоярусних токових ключів, що забезпечують розгалуження виходів схеми.

2) Застосування додаткових вхідних кіл відносно нейтрального проводу, коли вхідний сигнал подається на схему відносно нуля.

Застосування на виході схем емітерних повторювачів зменшує вихідний опір логічних елементів, що підвищує загальну завадостійкість схеми.

 


Дата добавления: 2019-07-15; просмотров: 237; Мы поможем в написании вашей работы!

Поделиться с друзьями:






Мы поможем в написании ваших работ!