Какие бывают триггеры по числу информационных входов



(!) одно-, двух-, многовходовые

(?) динамические и статические (потенциальные)

(?) RS-, T-, JK-, D-, комбинированные RST-, JKRS-, DRS-, триггеры со сложной входной логикой

(?) асинхронные (нетактируемые), синхронные (тактируемые)

(?) триггеры на дискретных элементах, триггеры на интегральных компонентах

 

Какие бывают триггеры по способу записи информации

(!) асинхронные (нетактируемые), синхронные (тактируемые)

(?) динамические и статические (потенциальные)

(?) RS-, T-, JK-, D-, комбинированные RST-, JKRS-, DRS-, триггеры со сложной входной логикой

(?) одно-, двух-, многовходовые

(?) триггеры на дискретных элементах, триггеры на интегральных компонентах

 

Какие бывают триггеры по элементной базе

(!) триггеры на дискретных элементах, триггеры на интегральных компонентах

(?) динамические и статические (потенциальные)

(?) RS-, T-, JK-, D-, комбинированные RST-, JKRS-, DRS-, триггеры со сложной входной логикой

(?) одно-, двух-, многовходовые

(?) асинхронные (нетактируемые), синхронные (тактируемые)

 

Что обозначают информационные входы триггера S, R

(!) входы для раздельной установки триггера в состояние Q=1 (Set-установка) и Q=0(Reset-сброс)

(?) счетный вход триггера (Toggle-релаксатор)

(?) входы для раздельной установки триггера в состояние Q=1 (Jerk-внезапное включение) и Q=0 (Kill-внезапное выключение)

(?) вход для установки триггера в состояние 1 или 0 с временной задержкой (Delay-задержка) относительно момента появления информационного сигнала

(?) вход синхронизации, для подачи тактовых импульсов (Clock-источник синхросигнала)

 

Что обозначают информационные входы триггера J, K

(!) входы для раздельной установки триггера в состояние Q=1 (Jerk-внезапное включение) и Q=0 (Kill-внезапное выключение)

(?) счетный вход триггера (Toggle-релаксатор)

(?) входы для раздельной установки триггера в состояние Q=1 (Set-установка) и Q=0(Reset-сброс)

(?) вход для установки триггера в состояние 1 или 0 с временной задержкой (Delay-задержка) относительно момента появления информационного сигнала

(?) вход синхронизации, для подачи тактовых импульсов (Clock-источник синхросигнала)

 

Что обозначают информационный вход триггера T

(!) счетный вход триггера (Toggle-релаксатор)

(?) входы для раздельной установки триггера в состояние Q=1 (Jerk-внезапное включение) и Q=0 (Kill-внезапное выключение)

(?) входы для раздельной установки триггера в состояние Q=1 (Set-установка) и Q=0(Reset-сброс)

(?) вход для установки триггера в состояние 1 или 0 с временной задержкой (Delay-задержка) относительно момента появления информационного сигнала

(?) вход синхронизации, для подачи тактовых импульсов (Clock-источник синхросигнала)

 

Что обозначают информационный вход триггера D

(!) вход для установки триггера в состояние 1 или 0 с временной задержкой (Delay-задержка) относительно момента появления информационного сигнала

(?) входы для раздельной установки триггера в состояние Q=1 (Jerk-внезапное включение) и Q=0 (Kill-внезапное выключение)

(?) входы для раздельной установки триггера в состояние Q=1 (Set-установка) и Q=0(Reset-сброс)

(?) счетный вход триггера (Toggle-релаксатор)

(?) вход синхронизации, для подачи тактовых импульсов (Clock-источник синхросигнала)

 

Что обозначают информационный вход триггера C

(!) вход синхронизации, для подачи тактовых импульсов (Clock-источник синхросигнала)

(?) входы для раздельной установки триггера в состояние Q=1 (Jerk-внезапное включение) и Q=0 (Kill-внезапное выключение)

(?) входы для раздельной установки триггера в состояние Q=1 (Set-установка) и Q=0(Reset-сброс)

(?) счетный вход триггера (Toggle-релаксатор)

(?) вход для установки триггера в состояние 1 или 0 с временной задержкой (Delay-задержка) относительно момента появления информационного сигнала

 

Для чего служат тактовые импульсы, подаваемые в устройство управления (УУ)

(!) с каждым тактовым импульсом УУ инициирует выполнение одной или нескольких микроопераций

(?) используются для определения микроопераций, которые должны быть выполнены в течение машинного цикла

(?) требуются для оценки состояния центрального процессора (ЦП) и результата предшествующей операции, что необходимо при выполнении команд условного перехода

(?) обеспечивают передачу в УУ запросов прерывания, подтверждений и т.д.

(?) для дешифрации кода операции

 


Дата добавления: 2018-02-15; просмотров: 751; Мы поможем в написании вашей работы!

Поделиться с друзьями:






Мы поможем в написании ваших работ!